Mentor Graphics LSI設計製品
ESL設計
RTL設計
RTL検証
論理合成
仕様追跡
LSI設計フロー
LSI設計検証フロー
メンター・グラフィックス社では、LSIフロントエンドソリューションとして、ESL設計/検証からRTL設計/検証、論理合成、ゲートレベルシミュレーションの各工程において、お客様の生産性を向上するための最先端ツールを用意しています。
サイバネットシステムは、これらのツールをベースにお客様のニーズに最適なソリューションを提案し、導入と運用を支援することにより、お客様の業務に貢献して参ります。
Mentor Graphics LSI設計製品とは
ESL設計:Vista 高位合成:Bluespec、Catapult RTL設計:HDS、Visual Elite RTL検証:ModelSim/Questa/Questa Formal/Questa CDC 論理合成:Precision RTL ゲートレベルシミュレーション:ModelSim/Questa
2017/10/26
「イベント情報」を更新しました。
「Embedded Technology 2017 / 組込み総合技術展」に出展します。
2017/05/23
製品情報にQuesta Formal VerificationQuesta CDCを掲載しました。
2017/01/24
機能検証手法・事例にCDC(Clock Domain Crossing)検証を掲載しました。
2016/09/02
「セミナー情報」を更新しました。
「SystemVerilogセミナー(アサーションコース)」「設計スタイルガイドセミナー(Verilog HDL)」「設計スタイルガイドセミナー(VHDL)」を掲載しました。
2016/04/07
機能検証手法・事例にデザインチェックと、アサーション・ベース検証を掲載しました。
2016/03/16
「出展イベント情報」を更新しました。「組込みシステム 開発技術展」に出展します。
2016/03/09
機能検証手法・事例にコードカバレッジを掲載しました。
2015/11/07
LSIフロントエンドソリューション Mentor Graphics LSI設計製品のwebサイトを新設しました。